基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍可编程器件异步设计中的亚稳态现象及其可能造成的危害,阐述同步设计的重要性.通过具体的设计实例论证了跨时钟域同步处理的必要性,并给出一种实现跨时钟域同步处理的方法和具体电路实例.
推荐文章
应用可编程器件GAL设计多路竞赛抢答器
可编程器件GAL
抢答器
多路
应用
系统可编程器件CPLD的配置方法
系统可编程器件
电子设计自动化工具
FPGA设计中跨时钟域信号同步方法
FPGA
跨时钟域
同步
亚稳态
FPGA设计中的跨时钟域问题
CDC
亚稳态
同步
仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可编程器件设计中跨时钟域的同步设计问题
来源期刊 华东师范大学学报(自然科学版) 学科 工学
关键词 亚稳态 异步设计 同步设计 Verilog HDL语言
年,卷(期) 2004,(3) 所属期刊栏目
研究方向 页码范围 66-70,92
页数 6页 分类号 TN802
字数 1805字 语种 中文
DOI 10.3969/j.issn.1000-5641.2004.03.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 雷剑虹 华东师范大学电子科学技术系 1 18 1.0 1.0
2 金之诚 华东师范大学电子科学技术系 3 20 2.0 3.0
3 沈建国 华东师范大学电子科学技术系 15 88 5.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (18)
同被引文献  (7)
二级引证文献  (8)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(4)
  • 引证文献(4)
  • 二级引证文献(0)
2012(5)
  • 引证文献(5)
  • 二级引证文献(0)
2013(3)
  • 引证文献(2)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
亚稳态
异步设计
同步设计
Verilog HDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
华东师范大学学报(自然科学版)
双月刊
1000-5641
31-1298/N
16开
上海市中山北路3663号
4-359
1955
chi
出版文献量(篇)
2430
总下载数(次)
5
总被引数(次)
17499
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导