基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了有效地解决困扰现场可编程门阵列发展的功耗延时积问题,采用集成电路互连的分段式结构和低压摆电路,提出了一种基于互连的最优功耗延时积现场可编程门阵列设计方法.对于产生传输线效应的现场可编程门阵列互连,通过优化互连的段数,在互连最外面的输入端和输出端分别连接低压摆电路的驱动部分和接收部分,在内部的每段互连之间插入最优尺寸的缓冲部分.理论与模拟表明,用这种方法设计的现场可编程门阵列能使功耗延时积减小近一个数量级,同时较好地保持现场可编程门阵列的面积性能.
推荐文章
一种新型FPGA器件延时计算方法
FPGA
互连线延时
主极点模型
DM方法
一种基于FPGA的低功耗、容错状态机设计方法
低功耗
有限状态机
容错
现场可编程门阵列
一种面向高性能计算的多FPGA互连结构及划分方法
高性能计算
多FPGA系统
逻辑资源划分
高性能互连
基于FPGA的网络延时模拟器设计
延时模拟器
以太网接口
FPGA
时分复用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于互连的一种FPGA最优功耗延时积设计
来源期刊 西安电子科技大学学报(自然科学版) 学科 工学
关键词 现场可编程门阵列互连 RLC模型 分段式结构 低压摆电路 功耗延时积
年,卷(期) 2004,(1) 所属期刊栏目
研究方向 页码范围 32-35
页数 4页 分类号 TN431
字数 3441字 语种 中文
DOI 10.3969/j.issn.1001-2400.2004.01.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨银堂 西安电子科技大学微电子研究所 420 2932 23.0 32.0
2 李跃进 西安电子科技大学微电子研究所 70 432 11.0 17.0
3 马群刚 西安电子科技大学微电子研究所 5 45 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (5)
二级引证文献  (11)
1948(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(3)
  • 参考文献(1)
  • 二级参考文献(2)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(4)
  • 引证文献(1)
  • 二级引证文献(3)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列互连
RLC模型
分段式结构
低压摆电路
功耗延时积
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安电子科技大学学报(自然科学版)
双月刊
1001-2400
61-1076/TN
西安市太白南路2号349信箱
chi
出版文献量(篇)
4652
总下载数(次)
5
总被引数(次)
38780
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导