原文服务方: 微电子学与计算机       
摘要:
介绍了一种基于FPGA的用于系统内芯片级串行扩展的应用研发平台,该平台包括由PC机构成的上位机和由FPGA构成的下位机.上位机提供了友好的人机交互界面;下位机用硬件描述语言在FPGA中实现多种串行接口的访问时序逻辑.借助这一平台,可方便地实现对具有I2C、SPI、Microware、0ne-wire等接口的从器件芯片的操作,简化了系统设计前对这些芯片的测试工作.
推荐文章
基于FPGA的可反馈式同步串行通信技术
数据传输
FPGA
串行总线
LVDS
高级数据链路控制规程
基于FPGA的高速串行传输接口研究与实现
FPGA
高速串行传输
RocketIO
GTP
基于FPGA的高速同步串行总线设计
数据传输
FPGA
同步串行总线
LVDS
高级数据链路控制规程
硬件描述语言
基于Nios Ⅱ的FPGA串行通讯模块设计
嵌入式系统
SOPC
RS232接口
NiosⅡ
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的串行总线扩展平台
来源期刊 微电子学与计算机 学科
关键词 FPGA 串行总线扩展 平台 Verilog
年,卷(期) 2004,(9) 所属期刊栏目
研究方向 页码范围 127-130
页数 4页 分类号 TP302.2
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.09.036
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 夏继强 北京航空航天大学机械工程及自动化学院 78 622 13.0 20.0
2 满庆丰 北京航空航天大学机械工程及自动化学院 70 509 13.0 18.0
3 周丽萍 北京航空航天大学机械工程及自动化学院 2 22 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (13)
同被引文献  (5)
二级引证文献  (63)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(2)
  • 引证文献(1)
  • 二级引证文献(1)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(5)
  • 引证文献(1)
  • 二级引证文献(4)
2009(4)
  • 引证文献(1)
  • 二级引证文献(3)
2010(9)
  • 引证文献(2)
  • 二级引证文献(7)
2011(17)
  • 引证文献(1)
  • 二级引证文献(16)
2012(8)
  • 引证文献(2)
  • 二级引证文献(6)
2013(11)
  • 引证文献(0)
  • 二级引证文献(11)
2014(6)
  • 引证文献(0)
  • 二级引证文献(6)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
串行总线扩展
平台
Verilog
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导