原文服务方: 西安交通大学学报       
摘要:
提出了一种改进的单相钟控的并联型ROM电路,该结构缩小了位线的电压摆幅,使电路速度提高,功耗降低,周边接口规整,连接方便,特别适合作为嵌入式ROM集成于片上系统(SOC)中.用0.6 μm CMOS标准工艺设计了1 k×28 bit ROM,并嵌入微处理器芯片设计中.模拟和流片结果表明,该ROM的读取时间小于等于12 ns,功耗约为0.82 mW/MHz,面积为(0.64×0.63) mm2.
推荐文章
嵌入式系统低功耗设计研究
嵌入式系统
硬件低功耗
软件低功耗
集成电路工艺
嵌入式MaskROM的设计研究
专用集成电路
CMOS
掩膜只读存储器
嵌入式
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
嵌入式系统的低功耗技术研究
嵌入式系统
CMOS电路
功耗评估
功耗模型
功耗优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式高速低功耗ROM设计研究
来源期刊 西安交通大学学报 学科
关键词 嵌入式ROM 单相钟控 并联型
年,卷(期) 2004,(12) 所属期刊栏目
研究方向 页码范围 1284-1286,1318
页数 4页 分类号 TN431
字数 语种 中文
DOI 10.3321/j.issn:0253-987X.2004.12.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵志标 西安交通大学电子与信息工程学院 42 180 9.0 10.0
2 胡麟 西安交通大学电子与信息工程学院 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (4)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
嵌入式ROM
单相钟控
并联型
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安交通大学学报
月刊
0253-987X
61-1069/T
大16开
1960-01-01
chi
出版文献量(篇)
7020
总下载数(次)
0
总被引数(次)
81310
论文1v1指导