基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析了嵌入式MCU功耗分布和能耗机制的基础上,研究了降低MCU功耗的可能途径,确定了既可以最大限度降低功耗又能尽量保持系统性能的参数和设计方法,应用这些方法设计了一款高性能、低功耗的便携式的嵌入式MCU,并将其性能分析结果与其他MCU芯片进行了比较,结果表明,这种设计使功耗和性能之间取得了较好的平衡,有明显的优势.
推荐文章
嵌入式MCU的SOC设计中的低功耗设计
低功耗
SOC
小睡模式
睡眠模式
嵌入式系统低功耗设计研究
嵌入式系统
硬件低功耗
软件低功耗
集成电路工艺
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
嵌入式系统低功耗设计研究
嵌入式系统
硬件低功耗
软件低功耗
集成电路工艺
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 8位高性能低功耗嵌入式MCU的设计
来源期刊 高技术通讯 学科 工学
关键词 低功耗 高性能 嵌入式MCU
年,卷(期) 2006,(8) 所属期刊栏目 先进制造与自动化技术
研究方向 页码范围 820-824
页数 5页 分类号 TP3
字数 4326字 语种 中文
DOI 10.3321/j.issn:1002-0470.2006.08.009
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (9)
参考文献  (8)
节点文献
引证文献  (7)
同被引文献  (3)
二级引证文献  (16)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2002(3)
  • 参考文献(3)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
低功耗
高性能
嵌入式MCU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
福建省自然科学基金
英文译名:Natural Science Foundation of Fujian Province of China
官方网址:http://www.fjinfo.gov.cn/fz/zrjj.htm
项目类型:重大项目
学科类型:
论文1v1指导