原文服务方: 微电子学与计算机       
摘要:
本文介绍了一个基于RISC体系结构的32位浮点嵌入式MCU的设计实现.该MCU内含128k bit的SRAM、采用哈佛结构、四级指令流水线、32位指令字长和内部43位数据字长.MCU内部设置多个快速寄存器及采用硬连线逻辑代替微程序控制的方法,加快了微处理器的速度,提高了指令执行效率.设计中还采用对寄存器同步写、异步读的方式避免了数据相关问题.
推荐文章
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
8位高性能低功耗嵌入式MCU的设计
低功耗
高性能
嵌入式MCU
32位嵌入式系统中扩展精度数学算法实现
扩展精度数学算法
32位乘法算法
32位除法算法
32位开方算法
64位乘法算法
嵌入式软件浮点运算精度分析
嵌入式软件
浮点运算
运算精度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位浮点嵌入式MCU设计研究
来源期刊 微电子学与计算机 学科
关键词 微控制器 浮点 RISC SRAM
年,卷(期) 2004,(7) 所属期刊栏目
研究方向 页码范围 30-33
页数 4页 分类号 TN47|TN431.2
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2004.07.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵志标 西安交通大学电子系 42 180 9.0 10.0
2 唐明哲 西安交通大学电子系 1 4 1.0 1.0
3 赵宁 8 41 4.0 6.0
4 许琪 9 33 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (19)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(3)
  • 引证文献(2)
  • 二级引证文献(1)
2008(3)
  • 引证文献(0)
  • 二级引证文献(3)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(4)
  • 引证文献(0)
  • 二级引证文献(4)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
微控制器
浮点
RISC
SRAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导