原文服务方: 微电子学与计算机       
摘要:
文章介绍LS RISC中的32位浮点乘法器的设计,它可用于完成定点32位整数与序数的乘法操作和IEEE754规定的单精度扩展浮点数据的乘法.
推荐文章
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
基于改进型选择进位加法器的32位浮点乘法器设计
修正Booth算法
Wallace树结构
选择进位加法器
浮点乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 LSRISC 32位浮点阵列乘法器的设计
来源期刊 微电子学与计算机 学科
关键词 浮点 乘法阵列 乘法器 CSA加法器
年,卷(期) 2001,(4) 所属期刊栏目 研究与分析
研究方向 页码范围 19-24
页数 6页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2001.04.006
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (11)
同被引文献  (5)
二级引证文献  (30)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
2004(4)
  • 引证文献(4)
  • 二级引证文献(0)
2005(1)
  • 引证文献(0)
  • 二级引证文献(1)
2006(6)
  • 引证文献(1)
  • 二级引证文献(5)
2007(5)
  • 引证文献(1)
  • 二级引证文献(4)
2008(4)
  • 引证文献(1)
  • 二级引证文献(3)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
浮点
乘法阵列
乘法器
CSA加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导