原文服务方: 微电子学与计算机       
摘要:
文章设计了一个基于快速舍入的双精度浮点乘法器.它通过预测和选择实现快速舍入,克服了传统舍入方法舍入模式单一、舍入逻辑复杂、硬件开销大等不足,显著地提高了浮点乘法器的性能.该浮点乘法器采用四级流水线,在0.18μmCMOS工艺下综合实现,关键路径延迟为3.15ns.
推荐文章
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
一种高效双精度浮点乘法器
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
一种43位浮点乘法器的设计
乘法器
BooTH编码
平方根进位选择加法器
舍入
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于快速舍入的双精度浮点乘法器的设计
来源期刊 微电子学与计算机 学科
关键词 浮点乘法 乘法器 快速舍入
年,卷(期) 2006,(6) 所属期刊栏目
研究方向 页码范围 162-165
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.06.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 侯朝焕 中国科学院声学研究所 156 1085 18.0 25.0
2 张铁军 中国科学院声学研究所 52 240 9.0 12.0
3 刘鸿瑾 中国科学院声学研究所 5 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (14)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(5)
  • 引证文献(0)
  • 二级引证文献(5)
2012(4)
  • 引证文献(1)
  • 二级引证文献(3)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
浮点乘法
乘法器
快速舍入
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导