原文服务方: 微电子学与计算机       
摘要:
为了优化乘法器的延时以及功耗,提高乘法器的性能,针对乘法器的部分积压缩部分设计了新型的压缩器以及新型的压缩算法,在此基础上设计实现了新型的18位乘法器.新型压缩器针对常规压缩器横向进位占用延时过大的的特点,通过优化横向进位传递方式来缩短延时;新型的压缩算法采用二叉树结构进行并行处理,与常规的树结构相比,其布线简单,结构规则.基于simc 40 nm工艺,对18位乘法器进行综合.经过仿真验证,该乘法器关键路径延时2.43 fs,优于同类乘法器.
推荐文章
基于新型booth选择器和压缩器的乘法器设计
booth选择器
4-2压缩器
乘法器
部分积
快速乘法器中高速4-2压缩器的设计
乘法器
传输门
华莱氏树
4-2压缩器
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
基于Verilog HDL设计实现的乘法器性能研究
Verilog HDL
改进Booth算法
乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于新型压缩器的乘法器设计
来源期刊 微电子学与计算机 学科
关键词 Booth算法 压缩器 压缩算法
年,卷(期) 2019,(3) 所属期刊栏目
研究方向 页码范围 28-31,37
页数 5页 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 仲亚 上海交通大学微纳电子学系 1 1 1.0 1.0
2 叶瑶瑶 上海交通大学微纳电子学系 3 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Booth算法
压缩器
压缩算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导