原文服务方: 微电子学与计算机       
摘要:
为得到高性能的乘法器,本设计通过改进的Booth算法产生部分积,用一种Wallace树结构压缩部分积,并使用减少符号位填充和减少尾部0填充两种方法有效地减小了部分积压缩器的面积,最终通过超前进位加法器组得到乘积结果.采用SMIC 0.18μm工艺库,由腿(Design Compiler)综合,时间延迟可达到4.62ns,面积为23 837μm2.
推荐文章
高速可重组16×16乘法器的设计
乘法器
Booth算法
Wallace树形结构
超前进位加法器
流水
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
Radix-16 Booth流水线乘法器的设计
乘法器
Booth算法
流水线
压缩阵列
基于CSD编码的16位并行乘法器的设计
乘法器
CSD编码
Wallace树
超前进位加法器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 16×16快速乘法器的设计与实现
来源期刊 微电子学与计算机 学科
关键词 乘法器 改进Booth算法 Wallace树 面积优化 CLA组
年,卷(期) 2008,(4) 所属期刊栏目
研究方向 页码范围 156-159
页数 4页 分类号 TP332.2
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 喻明艳 哈尔滨工业大学微电子中心 62 272 9.0 12.0
2 李楠 哈尔滨工业大学微电子中心 46 425 10.0 19.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (4)
节点文献
引证文献  (13)
同被引文献  (12)
二级引证文献  (27)
1951(2)
  • 参考文献(1)
  • 二级参考文献(1)
1961(1)
  • 参考文献(0)
  • 二级参考文献(1)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(11)
  • 引证文献(5)
  • 二级引证文献(6)
2012(7)
  • 引证文献(3)
  • 二级引证文献(4)
2013(4)
  • 引证文献(1)
  • 二级引证文献(3)
2014(5)
  • 引证文献(0)
  • 二级引证文献(5)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
乘法器
改进Booth算法
Wallace树
面积优化
CLA组
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导