原文服务方: 微电子学与计算机       
摘要:
介绍了一种可以完成16位有符号/无符号二进制数乘法的乘法器.该乘法器采用了改进的Booth算法,简化了部分乘积的符号扩展,采用Wallace Tree最优化的演算法、流水操作和超前进位加法器来进一步提高电路的运算速度.该乘法器可以作为嵌入式CPU内核和DSP内核的乘法单元,整个设计用VHDL语言实现.
推荐文章
一种新颖的可重组乘法器设计
向量处理
乘法器
可重组
部分积阵列
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
一种16×16位高速低功耗流水线乘法器的设计
乘法器
流水线
数字信号处理器
全加器单元
Booth算法
Radix-16 Booth流水线乘法器的设计
乘法器
Booth算法
流水线
压缩阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速可重组16×16乘法器的设计
来源期刊 微电子学与计算机 学科
关键词 乘法器 Booth算法 Wallace树形结构 超前进位加法器 流水
年,卷(期) 2007,(6) 所属期刊栏目
研究方向 页码范围 120-122
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.06.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李磊 电子科技大学微固学院 39 150 6.0 10.0
2 赵建明 电子科技大学微固学院 26 172 7.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (10)
参考文献  (3)
节点文献
引证文献  (11)
同被引文献  (8)
二级引证文献  (25)
1951(2)
  • 参考文献(0)
  • 二级参考文献(2)
1964(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(5)
  • 引证文献(4)
  • 二级引证文献(1)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(9)
  • 引证文献(1)
  • 二级引证文献(8)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
乘法器
Booth算法
Wallace树形结构
超前进位加法器
流水
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
湖南省社会科学基金
英文译名:
官方网址:http://www.hnjykxgh.com/zcfg/show.asp?articleID=910
项目类型:
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导