基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本论文提出了一种占空比为50%奇数分频器的实现方法,基于0.25μmCMOS工艺参数,使用Cadence Spectre对分频器进行了仿真.当分频比为5,电源电压为2.5V,工作温度为27℃,分频器的输入频率为650MHz时,输出信号的占空比可达49.94%.
推荐文章
基于0.18μm CMOS工艺的ZigBee分频器设计
吞咽分频器
整数分频锁相环
双模量前置分频器
ZigBee
基于VHDL的小数分频器设计
双模
小数分频器
频率计
基于相位内插的小数分频器
相位内插器
移相器
真小数分频器
线性度
分频系数为半整数分频器的CPLD设计
数字逻辑电路设计 VHDL 硬件 描述语言 CPLD CAD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS高性能奇数分频器的设计
来源期刊 电子学报 学科 工学
关键词 CMOS电路设计 50%占空比 奇数分频器
年,卷(期) 2004,(5) 所属期刊栏目 科研通信
研究方向 页码范围 869-870
页数 2页 分类号 TN72
字数 2025字 语种 中文
DOI 10.3321/j.issn:0372-2112.2004.05.040
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高清运 南开大学微电子科学系 30 255 10.0 15.0
2 李学初 南开大学微电子科学系 14 106 6.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (12)
二级引证文献  (6)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
CMOS电路设计
50%占空比
奇数分频器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导