原文服务方: 微电子学与计算机       
摘要:
提出了一种新颖的分频器设计方案,在高频段采用改进的CMOS源耦合逻辑(SCL)结构的主从D-Latch进行分频;在低频段采用自锁存的D触发器进行分频,从而实现高速、低功耗、低噪声双模前置32/33分频器.基于TSMC的0.18μmCMOS工艺,利用Cadence Spectre工具进行仿真.该分频器最高工作频率可达到5GHz,在27℃、电源电压为1.8V、工作频率为5GHz时,电路的功耗仅4.32mW(1.8V×2.4mA).
推荐文章
基于VHDL的小数分频器设计
双模
小数分频器
频率计
一种新型分频器的设计实现
任意分频器
FPGA
频率合成器
除法器
基于FPGA的小数分频器的实现
小数分频器
频率合成
FPGA
Verilog-HDL
MOS电流模逻辑分频器设计
MCML
锁存器
分频器
源耦合逻辑
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型双模前置32/33分频器设计
来源期刊 微电子学与计算机 学科
关键词 分频器 D触发器 源耦合逻辑 CMOS工艺
年,卷(期) 2007,(1) 所属期刊栏目
研究方向 页码范围 150-152
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.01.043
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢海情 湖南大学物理与微电子科学学院 20 113 6.0 9.0
2 曾健平 湖南大学物理与微电子科学学院 90 672 12.0 22.0
3 晏敏 湖南大学物理与微电子科学学院 61 635 13.0 23.0
4 曾云 湖南大学物理与微电子科学学院 102 899 13.0 27.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (7)
参考文献  (8)
节点文献
引证文献  (4)
同被引文献  (8)
二级引证文献  (1)
1989(2)
  • 参考文献(1)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(2)
  • 参考文献(1)
  • 二级参考文献(1)
1996(6)
  • 参考文献(2)
  • 二级参考文献(4)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
分频器
D触发器
源耦合逻辑
CMOS工艺
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
相关基金
湖南省自然科学基金
英文译名:Natural Science Foundation of Hunan Province
官方网址:http://jj.hnst.gov.cn/
项目类型:一般面上项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导