基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
从编译的角度对嵌入式DSP核提出了设计方法,并用此方法设计了16位定点DSP核.该DSP核具有16位的数据位宽和24位的指令位宽,所有的指令都是在5级流水线中完成的.最后实现在0.35μ m CMOS标准单元库支持下,工作频率可以达到80MHz以上.
推荐文章
16位嵌入式微处理器核的设计及验证
嵌入式系统
微处理器核
精简指令集计算机
Verilog硬件描述语言
现场可编程门阵列
一种基于DSP的嵌入式系统的设计
DSP
数据处理
嵌入式系统
基于 DSP 的嵌入式软件测试方法
DSP
嵌入式软件
测试
LDRA Testbed
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式16位DSP核的设计方法
来源期刊 计算机工程 学科 工学
关键词 DSP设计 设计方法 体系结构 编译技术
年,卷(期) 2004,(3) 所属期刊栏目 软件技术与数据库
研究方向 页码范围 69-70,129
页数 3页 分类号 TP303
字数 3775字 语种 中文
DOI 10.3969/j.issn.1000-3428.2004.03.029
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郑伟 浙江大学信息与通信工程研究所 115 788 15.0 23.0
2 刘鹏 浙江大学信息与通信工程研究所 78 817 15.0 26.0
3 姚庆栋 浙江大学信息与通信工程研究所 107 768 16.0 21.0
4 洪享 浙江大学信息与通信工程研究所 3 7 2.0 2.0
5 余巧艳 浙江大学信息与通信工程研究所 5 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DSP设计
设计方法
体系结构
编译技术
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
相关基金
浙江省自然科学基金
英文译名:
官方网址:http://www.zjnsf.net/
项目类型:一般项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导