基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于行列变换快速算法的高速DCT处理芯片的设计,并详细阐述了实现这一算法的电路结构.为了提高芯片的处理速度,电路中采用了流水线结构和双RAM转置存储技术,并给出FPGA实现和Verilog综合结果.综合结果显示,该芯片最高可以工作在140 MHz的时钟频率上,非常适合于各种视频图像压缩方面的实时应用.
推荐文章
二维DCT算法及其精简的VLSI设计
DCT
VLSI
乘法器
精简
基于FPGA的二维DCT IP核优化设计
离散余弦变换
CSID
wishbone
基于DA算法的二维DCT的FPGA实现
分布算法
二维离散余弦变换
转置存储器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 二维DCT算法的高速芯片设计
来源期刊 厦门大学学报(自然科学版) 学科 工学
关键词 DCT FPGA 芯片设计 视频压缩
年,卷(期) 2005,(2) 所属期刊栏目
研究方向 页码范围 198-201
页数 4页 分类号 TN47
字数 2019字 语种 中文
DOI 10.3321/j.issn:0438-0479.2005.02.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈建发 厦门大学电子工程系 3 31 2.0 3.0
2 钟文荣 厦门大学电子工程系 1 29 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (29)
同被引文献  (12)
二级引证文献  (22)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2008(6)
  • 引证文献(5)
  • 二级引证文献(1)
2009(5)
  • 引证文献(5)
  • 二级引证文献(0)
2010(5)
  • 引证文献(3)
  • 二级引证文献(2)
2011(12)
  • 引证文献(5)
  • 二级引证文献(7)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DCT
FPGA
芯片设计
视频压缩
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
厦门大学学报(自然科学版)
双月刊
0438-0479
35-1070/N
大16开
福建省厦门市厦门大学囊萤楼218-221室
34-8
1931
chi
出版文献量(篇)
4740
总下载数(次)
7
总被引数(次)
51714
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导