基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为降低SoC总线功耗,避开现有总线编码技术在应用上的局限,提出了一种SoC总线编码算法.算法基于总线上IP可复用的观点,采用分组BI码和T0码各自的优点,在维持SoC总线功能基本不变的同时,减少数据线和地址线的电平翻转.最后的实验结果表明:组合编码算法可以将SoC总线的平均功耗下降7.41%,是一种有效且适用于SoC总线的低功耗算法.
推荐文章
一种低耦合翻转的数据总线编码方法
耦合翻转
低功耗编码
数据总线
片上系统
SOC总线仲裁算法的研究
片上系统(SOC)
仲裁算法
片上互连
共享总线
主模块
基于逻辑运算的多维数据全组合编码算法研究
多维数据
全组合编码
条件组合
矩阵合成
逻辑运算
变进制
用CPLD设计任意组合编码波形发生器
复杂可编程逻辑器件
混合式设计输入
硬件电路设计
任意组合编码波形发生器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低翻转率的SoC总线组合编码算法
来源期刊 电子器件 学科 工学
关键词 翻转率 功耗 总线 片上系统(SoC)
年,卷(期) 2006,(4) 所属期刊栏目
研究方向 页码范围 1239-1241,1245
页数 4页 分类号 TN919.3
字数 1960字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.04.064
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈海斌 浙江大学超大规模集成电路设计研究所 139 832 13.0 21.0
2 胡国兴 浙江大学超大规模集成电路设计研究所 4 79 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (4)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(3)
  • 参考文献(1)
  • 二级参考文献(2)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
翻转率
功耗
总线
片上系统(SoC)
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导