基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对当前网络与通信领域对于信息安全的广泛需求,以普遍使用的DES加密算法为研究对象,面对百兆以太网等中低端应用,利用现有的SPARTAN IIE FPGA加以实现.在系统设计中,对算法系统性能、资源占用和通用性进行了综合考虑,根据实际硬件进行优化,提出了资源占用率低、加密速度快的解决方案,并由硬件验证其正确性.
推荐文章
DES加密算法的FPGA实现
DES
FPGA
Verilog HDL
编码速率
一种基于FPGA的3DES加密算法实现
FPGA:3DES算法
VHDL
有限状态机:流水线技术
网络数据DES加密算法研究与实现
网络数据
DES算法
加密
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DES加密算法在低成本FPGA上的实现
来源期刊 电子器件 学科 工学
关键词 DES算法 FPGA 低成本 高性能
年,卷(期) 2006,(3) 所属期刊栏目
研究方向 页码范围 895-897,901
页数 4页 分类号 TP3
字数 2579字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.03.071
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈抗生 浙江大学信息与电子工程学系 111 1373 20.0 32.0
2 朱俊达 浙江大学信息与电子工程学系 3 23 2.0 3.0
3 应君 浙江大学信息与电子工程学系 1 17 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (16)
参考文献  (2)
节点文献
引证文献  (17)
同被引文献  (13)
二级引证文献  (10)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DES算法
FPGA
低成本
高性能
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导