基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
可重构密码芯片提高了密码芯片的安全性和灵活性,具有良好的应用前景.然而目前的可重构密码芯片吞吐率均大大低于专用芯片,因此,如何提高处理速度是可重构密码芯片设计的关键问题.本文分析了常用对称密码算法DES、3DES和AES的可重构性,利用流水线、并行处理和可重构技术,提出了一种可重构体系结构.基于该体系结构实现的DES、3DES和AES吞吐率在110MHz工作频率下分别可达到7Gbps、2.3Gbps和1.4Gbps.与其他同类设计相比,本文设计在处理速度上有较大优势,可以很好地应用到可重构密码芯片设计中.
推荐文章
一种基于FPGA的3DES加密算法实现
FPGA:3DES算法
VHDL
有限状态机:流水线技术
基于ARM的3DES加密算法实现
3DES
ARM处理器
嵌入式Linux
MiniGUI
基于 FPGA 的高性能3DES 算法实现
3DES
吞吐率
循环迭代结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可重构体系结构用于高速实现DES、3DES和AES
来源期刊 电子学报 学科 工学
关键词 可重构体系结构 DES算法 AES算法
年,卷(期) 2006,(8) 所属期刊栏目 学术论文
研究方向 页码范围 1386-1390
页数 5页 分类号 TP309
字数 3776字 语种 中文
DOI 10.3321/j.issn:0372-2112.2006.08.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李占才 北京科技大学信息工程学院 25 263 9.0 15.0
2 王沁 北京科技大学信息工程学院 145 1212 18.0 29.0
3 高娜娜 北京科技大学信息工程学院 4 60 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (26)
参考文献  (3)
节点文献
引证文献  (36)
同被引文献  (47)
二级引证文献  (116)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(6)
  • 引证文献(5)
  • 二级引证文献(1)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(6)
  • 引证文献(3)
  • 二级引证文献(3)
2012(18)
  • 引证文献(9)
  • 二级引证文献(9)
2013(13)
  • 引证文献(1)
  • 二级引证文献(12)
2014(19)
  • 引证文献(5)
  • 二级引证文献(14)
2015(19)
  • 引证文献(4)
  • 二级引证文献(15)
2016(20)
  • 引证文献(4)
  • 二级引证文献(16)
2017(16)
  • 引证文献(1)
  • 二级引证文献(15)
2018(22)
  • 引证文献(2)
  • 二级引证文献(20)
2019(9)
  • 引证文献(0)
  • 二级引证文献(9)
研究主题发展历程
节点文献
可重构体系结构
DES算法
AES算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导