基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计并实现了一种基于TMS320C6416高性能通用DSP的LDPC码实时编码器,详细介绍了系统的实现方案和工作流程.为解决LDPC码编码复杂度大,且要保证编码的实时性问题,采用了具有较低编码复杂度的准循环LDPC码的编码结构和基于TMS320C6000的软件优化技术.仿真结果表明,该编码器可实现7Mb/s以上的信息编码速率.
推荐文章
一种LDPC码编码器设计方案的研究
LDPC码
编码器
奇偶校验矩阵
设计
一种可重构LDPC编码器的设计与实现
LDPC编码器
流水线结构
可重构
一种输出格式可控的多码率LDPC编码器实现
输出格式可控
多码率LDPC码
DTMB
FPGA
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种LDPC码实时编码器的设计与实现
来源期刊 电视技术 学科 工学
关键词 LDPC码 TMS320C6416芯片 软件优化
年,卷(期) 2006,(8) 所属期刊栏目 电路与应用
研究方向 页码范围 23-25
页数 3页 分类号 TN919.3
字数 2453字 语种 中文
DOI 10.3969/j.issn.1002-8692.2006.08.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜兴民 空军工程大学工程学院 50 334 11.0 16.0
2 姜占宾 3 20 3.0 3.0
3 孙士洁 空军工程大学工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (2)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
LDPC码
TMS320C6416芯片
软件优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
论文1v1指导