基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Sector Cache曾经被用于一些最早使用Cache技术的计算机系统中.虽然Sector Cache的性能略差于普通Cache,但同样Cache容量下Sector结构所需的标记位明显少于普通结构.由于嵌入式处理器对芯片面积的要求非常严格,Sector Cache的优点在嵌入式处理器中就更为明显.本文用基于仿真的方法详细分析了Sector结构的Cache在嵌入式应用环境下的性能.仿真结果表明,合理使用Sector结构可以以较小的性能代价有效地减少标记位数量.因此,采用Sector Cache就可以在满足性能要求的前提下尽可能减小Cache控制器的面积.本文认为Sector Cache是嵌入式处理器设计者进行性能/面积折衷有效手段.
推荐文章
新型嵌入式图像处理器设计
DM643
DSP/BIOS
图像处理
嵌入式
嵌入式CPU设计中Cache性能的全局优化
嵌入式CPU
Cache
编译
数据变换
索引
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
基于多嵌入式处理器实现的牵引理疗系统
ARM内核嵌入式处理器
牵引理疗
计算机控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式处理器中的Sector Cache:性能与面积的折衷
来源期刊 小型微型计算机系统 学科 工学
关键词 高速缓存 Sector结构 嵌入式处理器 性能与面积 设计折衷
年,卷(期) 2006,(1) 所属期刊栏目 硬件技术与其它
研究方向 页码范围 166-170
页数 5页 分类号 TP302
字数 4114字 语种 中文
DOI 10.3969/j.issn.1000-1220.2006.01.038
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 付宇卓 上海交通大学微电子学院 90 850 15.0 26.0
2 鲁欣 上海交通大学微电子学院 6 71 4.0 6.0
3 左琦 上海交通大学微电子学院 4 16 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速缓存
Sector结构
嵌入式处理器
性能与面积
设计折衷
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
小型微型计算机系统
月刊
1000-1220
21-1106/TP
大16开
辽宁省沈阳市东陵区南屏东路16号
8-108
1980
chi
出版文献量(篇)
11026
总下载数(次)
17
总被引数(次)
83133
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导