基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
考虑密码应用中存在密码算法基本操作的多样性、使用的复杂性和安全需求等因素,讨论了一种通用密码处理器的设计方案,并在FPGA上实现了该设计的原型.原型的主要设计思想是在一个精简的64位处理器中挂上所需要的密码算法功能部件再增加相应的指令.该原型支持39条指令,除DES、AES和正规基乘法MMU外其它指令都在一个时钟周期完成.支持DES、3DES和AES算法的任意工作模式,同时支持RSA、特征P和特征2上最优正规基的ECC.
推荐文章
基于FPGA的AES密码协处理器的设计和实现
协处理器
高级加密标准
现场可编程门阵列
密钥扩展
基于G Re P通用可重构处理器的密码算子优化设计
密码算子
密码算法
热点分析
频度分析
模乘算法
Montgomery
GReP
级联信号处理器的FPGA实现
CPLD
FPGA.FIR滤波器
级联信号处理器
一种基于FPGA的通用微处理器设计
VHDL
可编程逻辑
微处理器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通用密码处理器在FPGA中的实现
来源期刊 计算机工程与应用 学科 工学
关键词 处理器 密码 体系结构
年,卷(期) 2006,(4) 所属期刊栏目 产品、研发、测试
研究方向 页码范围 98-101
页数 4页 分类号 TP393
字数 4168字 语种 中文
DOI 10.3321/j.issn:1002-8331.2006.04.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹候文 广州大学数学与信息科学学院 9 29 4.0 5.0
2 刘磊 广州大学数学与信息科学学院 6 14 2.0 3.0
3 王峰 广州大学数学与信息科学学院 2 1 1.0 1.0
4 唐屹 广州大学数学与信息科学学院 45 160 6.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
处理器
密码
体系结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导