原文服务方: 科技与创新       
摘要:
本文提出了一种基于的二值化中值滤波的数字信号滤波器的设计,给出了数字滤波器的FPGA硬件实现,并且对于实际应用中的问题进行了讨论.该滤波器具有滤波效果好,速度快,硬件开销低的特点,极具实用价值.
推荐文章
基于FPGA的FIR数字滤波器设计与实现
FPGA
DSP Builder
FIR数字滤波器
ModelSim功能仿真
优化FIR数字滤波器的FPGA实现
Matlab
Booth算法
CSA算法
ISE
基于Matlab和FPGA的FIR数字滤波器设计及实现
FIR数字滤波器
FPGA
Verilog HDL
Matlab
基于IP Core的FIR数字滤波器的FPGA实现
可编程逻辑门陈列
有限冲击响应
IP核
伪信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字滤波器的硬件实现及其应用
来源期刊 科技与创新 学科
关键词 FPGA 中值滤波
年,卷(期) 2006,(25) 所属期刊栏目 数采与监测
研究方向 页码范围 16-17,67
页数 3页 分类号 TP2
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2006.25.006
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (18)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(4)
  • 引证文献(0)
  • 二级引证文献(4)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
中值滤波
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导