基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
阐述了基于SHARC处理器的同步FIFO数据传输的实现方法.分析了FIFO设计的特点和常见问题,描述了设计模块中SHARC处理器和FIFO芯片的控制逻辑关系,并给出不同应用要求下的软硬件配置方法.
推荐文章
基于双处理器图像采集与处理的同步
OMAP1510
OV7640
视频采集
视频压缩
基于异构处理器的视频传输系统设计
异构处理器
H.265/HEVC
嵌入式Linux
视频传输
微处理器中异步FIFO的一种优化方法
异步FIFO
微处理器
总线接口
基于HPI的双处理器通信接口设计
双处理器通信
HPI
数据传输
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SHARC处理器的同步FIFO传输设计与应用
来源期刊 声学与电子工程 学科 工学
关键词 SHARC FIFO 同步传输
年,卷(期) 2007,(4) 所属期刊栏目
研究方向 页码范围 25-27
页数 3页 分类号 TP3
字数 2697字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖魁 1 1 1.0 1.0
2 张廷攀 4 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SHARC
FIFO
同步传输
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
声学与电子工程
季刊
33-1099/TN
大16开
杭州市西湖区留下街道屏峰715号
1986
chi
出版文献量(篇)
1247
总下载数(次)
9
总被引数(次)
5606
论文1v1指导