基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种Ka波段捷变频频综的设计方案.该频综主要基于DDS芯片AD9858,采用微波锁相、毫米波倍频和上变频等方法实现.在 34.475 GHz±650 MHz 频率范围内,捷变频带宽为 500 MHz,频率捷变速度为5 μs,相位噪声优于 -80dBc/Hz@ 1 kHz,输出功率大于 10 mw,波动小于 1.3 dB.
推荐文章
高纯度捷变频频率源研制
乒乓原理
频率预置
双锁相环
捷变频频率合成器
某机载抗振捷变频频综器设计
Ku波段
数字锁相环
捷变频
隔振
S 波段低相噪捷变频频率综合器设计
雷达
频率综合器
低相噪
捷变频
DDS
PLL
L波段细步进捷变频频率综合器设计
细步进
捷变频
直接数字频率合成器
选频滤波
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Ka波段捷变频频综设计
来源期刊 实验科学与技术 学科 工学
关键词 DDS芯片 捷变频 中心扫频 锁相 毫米波
年,卷(期) 2007,(5) 所属期刊栏目 实验技术
研究方向 页码范围 3-5
页数 3页 分类号 TN77
字数 1837字 语种 中文
DOI 10.3969/j.issn.1672-4550.2007.05.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐小宏 电子科技大学电子工程学院 40 269 10.0 14.0
2 梁木生 电子科技大学电子工程学院 7 43 4.0 6.0
3 严羽 电子科技大学电子工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (11)
二级引证文献  (11)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DDS芯片
捷变频
中心扫频
锁相
毫米波
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
实验科学与技术
双月刊
1672-4550
51-1653/T
大16开
四川省成都市建设北路二段4号
62-287
2003
chi
出版文献量(篇)
5811
总下载数(次)
11
总被引数(次)
26929
论文1v1指导