作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文主要分析了动态电路主要的三种噪声源,并提供了相应的HSPICE仿真结果和动态噪声容限的模型.
推荐文章
混合信号SoC中的衬底噪声耦合效应
混合信号
衬底噪声
建模方法
EEACC:2550X
2570A
一种在电路SOC验证接口设计方法研究
在电路
SoC
验证
在系统
CCD低噪声读出电路设计
CCD
读出电路
FPGA
模拟前端
信号采样
数据分析
SOC设计中的核心技术
片上系统(SOC)
IP复用
软硬件协同设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SOC设计中动态电路的噪声分析
来源期刊 高性能计算技术 学科 工学
关键词 动态电路 串扰 电荷分享 电源噪声 噪声容限
年,卷(期) 2007,(4) 所属期刊栏目 高性能计算热点技术
研究方向 页码范围 40-43
页数 4页 分类号 TP331
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
动态电路
串扰
电荷分享
电源噪声
噪声容限
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高性能计算技术
双月刊
32-1679/TP
江苏省无锡33信箱353号
chi
出版文献量(篇)
1235
总下载数(次)
12
论文1v1指导