基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用动态双轨逻辑实现安全芯片中密码运算模块可以有效抗功耗攻击,但也存在面积、功耗以及运算性能等方面的弱点.本文采用动态双轨与静态单轨逻辑混合设计以实现密码运算模块,并且采用了非对称时钟,这样可达到较好的性能折衷.本文给出了混合设计所遵循的设计约束和时序约束,设计实现了一个动态双轨标准单元库,并给出了一个抗功耗攻击的安全芯片半定制设计流程.根据这个设计流程,本文设计实现了一个3DES协处理器,其中8个S盒全部采用动态逻辑实现,其余部分采用静态逻辑实现;实验结果表明本文给出的混合设计方法和对应的设计流程是完全可行的.
推荐文章
一种ECC加密芯片抗功耗攻击研究
ECC
功耗攻击
随机掩码
关键步固定值掩码
防御
抗内存攻击的加密芯片双重动态混淆策略
加密芯片
扫描旁路攻击
内存攻击
动态混淆
密码算法芯片抗功耗攻击能力量化模型研究
密码芯片
抗功耗攻击
量化模型
基于LBDL逻辑的抗DPA攻击电路设计方法
安全芯片
DPA攻击
动态差分逻辑
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于动态双轨逻辑的抗功耗攻击安全芯片半定制设计流程
来源期刊 小型微型计算机系统 学科 工学
关键词 功耗攻击 防护技术 动态双轨逻辑 混合设计 半定制设计流程
年,卷(期) 2007,(5) 所属期刊栏目 硬件技术及其它
研究方向 页码范围 935-939
页数 5页 分类号 TP309|TP302|TP331
字数 3775字 语种 中文
DOI 10.3969/j.issn.1000-1220.2007.05.036
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴葵 国防科学技术大学计算机学院 53 409 12.0 15.0
2 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
3 陆洪毅 国防科学技术大学计算机学院 34 187 9.0 11.0
4 石伟 国防科学技术大学计算机学院 12 64 5.0 7.0
5 童元满 国防科学技术大学计算机学院 16 127 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (13)
同被引文献  (7)
二级引证文献  (62)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(10)
  • 引证文献(5)
  • 二级引证文献(5)
2009(4)
  • 引证文献(1)
  • 二级引证文献(3)
2010(14)
  • 引证文献(3)
  • 二级引证文献(11)
2011(4)
  • 引证文献(0)
  • 二级引证文献(4)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(6)
  • 引证文献(2)
  • 二级引证文献(4)
2014(11)
  • 引证文献(0)
  • 二级引证文献(11)
2015(7)
  • 引证文献(1)
  • 二级引证文献(6)
2016(6)
  • 引证文献(1)
  • 二级引证文献(5)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
功耗攻击
防护技术
动态双轨逻辑
混合设计
半定制设计流程
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
小型微型计算机系统
月刊
1000-1220
21-1106/TP
大16开
辽宁省沈阳市东陵区南屏东路16号
8-108
1980
chi
出版文献量(篇)
11026
总下载数(次)
17
总被引数(次)
83133
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导