基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文简要介绍了SoC设计链面临的挑战以及对可配置IP提出的新的要求.重点分析了如何利用Improv系统公司开发的VLIW架构和包括Jazz DSP平台的工具套件进行快速、低成本、高性能的终端设计.
推荐文章
可配置处理器在SoC设计中的应用
可配置性
可扩展性
数字信号处理
SoC
低功耗可配置的USB 3.0设备控制器IP核设计
USB 3.0协议
IP核
可配置
低功耗
门控时钟
门控电源
USB IP核的设计和应用
通用串行总线
IP核
SoC
总线适配器
基于可配置处理器的SoC系统级设计方法
片上系统SoC
系统级设计
软硬件协同设计
指令集扩展
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SoC设计链中的可配置IP
来源期刊 中国集成电路 学科 工学
关键词 可配置IP VLIW Jazz SoC
年,卷(期) 2007,(10) 所属期刊栏目 设计
研究方向 页码范围 24-28
页数 5页 分类号 TN4
字数 3783字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可配置IP
VLIW
Jazz
SoC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导