基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了H.264/AVC硬件编码器的一种3级流水结构,以此来提高硬件加速电路的处理能力和利用效率.鉴于H.264编码芯片验证的复杂性,还提出了一种基于ADSP-BF537的新型多媒体SoC验证平台,并讨论了如何利用BF537,对H.264编码芯片进行全面、高效的软硬件协同验证.
推荐文章
基于ADSP-BF561的H.264编码器设计
H.264
编码器
BF561
嵌入式系统
基于TMS320DM642的H.264视频编码器设计
H.264
DM642
视频编码
Cache
QDMA
H.264高清编码器系统的设计与仿真
H.264高清编码器
软硬件划分
软件设计
硬件设计
软硬件协同仿真环境
实时编码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ASIC的H.264编码器设计及其ADSP验证策略
来源期刊 中国集成电路 学科 工学
关键词 H.264 编码器 硬件加速器 ADSP-BF537 软硬件协同验证 SoC
年,卷(期) 2007,(11) 所属期刊栏目 设计
研究方向 页码范围 55-59
页数 5页 分类号 TN919.81
字数 3382字 语种 中文
DOI 10.3969/j.issn.1681-5289.2007.11.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林祖伦 电子科技大学光电信息学院 76 442 10.0 15.0
2 汪毅 电子科技大学光电信息学院 2 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
H.264 编码器
硬件加速器
ADSP-BF537
软硬件协同验证
SoC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导