基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了利用FPGA技术把缓存FIFO、锁存电路、时序电路、控制电路等分散的电路模块集中起来作为独立的缓存及控制电路,实现了数据的高速缓存,防止了数据丢失;产生了严格的时序逻辑,保证了系统的可靠性.利用乒乓锁存降低了对缓存速度的要求并将数据合并成32位,易于与DSP数据传输.电路模块简单可靠,易于系统调试.详细介绍了FPGA的电路模块的设计.
推荐文章
基于FPGA的高速数据采集系统的设计
FPGA
数据采集
VHDL语言
基于FPGA的高速实时数据采集系统设计
数据采集系统
FPGA
DSP
FIFO
基于FPGA的高速数据采集系统设计实现
雷达视频回波信号
FPGA
高速采集
AD转换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速数据采集系统中的FPGA的设计
来源期刊 电子器件 学科 工学
关键词 高速数据采集 FPGA 乒乓锁存
年,卷(期) 2007,(4) 所属期刊栏目
研究方向 页码范围 1372-1374,1379
页数 4页 分类号 TP274|TN919
字数 1418字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.04.063
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵国良 63 916 16.0 28.0
2 马秀娟 12 139 6.0 11.0
6 考丽 2 69 2.0 2.0
7 牛进鹏 1 22 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (55)
参考文献  (2)
节点文献
引证文献  (22)
同被引文献  (28)
二级引证文献  (110)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(8)
  • 引证文献(4)
  • 二级引证文献(4)
2011(10)
  • 引证文献(5)
  • 二级引证文献(5)
2012(22)
  • 引证文献(4)
  • 二级引证文献(18)
2013(22)
  • 引证文献(1)
  • 二级引证文献(21)
2014(13)
  • 引证文献(1)
  • 二级引证文献(12)
2015(16)
  • 引证文献(2)
  • 二级引证文献(14)
2016(11)
  • 引证文献(0)
  • 二级引证文献(11)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(9)
  • 引证文献(0)
  • 二级引证文献(9)
2019(6)
  • 引证文献(0)
  • 二级引证文献(6)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
高速数据采集
FPGA
乒乓锁存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导