原文服务方: 微电子学与计算机       
摘要:
给出了一种仅用加法器和移位器实现的、适用于嵌入式FPGA应用的,可重构的∑-△调制器设计.它能够被设置为3阶或5阶,并可支持不同字长(16-/18-/20-/24-bit)的PCM数据输入.过采样率为128时,经仿真验证在3阶和5阶的情况下最大信噪比分别可以达到110dB和150dB,精度为18bit和24bit,可以应用于CD,SACD和DVD等不同格式的音频解调中.
推荐文章
一种低功耗16bit音频 Sigma-Delta 调制器的设计
Sigma-Delta调制器
开关电容积分器
运算放大器
动态比较器
改进的一阶1 bit Sigma-Delta调制器研究
Sigma-Delta调制器
噪声整形
过采样
信噪比
一种捷变频调制器的制作
捷变频调制器
双调谐选频
隔频道传输
前端
一种高速宽带连续时间 Delta-Sigma调制器设计
SIMULINK
连续时间Delta-Sigma调制器
动态原件匹配
动态锁存比较器
ELD补偿
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种可重构的24bit∑-△调制器的设计
来源期刊 微电子学与计算机 学科
关键词 ∑-△调制器 DAC 过采样 可重构
年,卷(期) 2007,(4) 所属期刊栏目
研究方向 页码范围 159-162
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.04.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赖宗声 华东师范大学微电子电路与系统研究所 136 779 13.0 18.0
2 李小进 华东师范大学微电子电路与系统研究所 32 83 5.0 7.0
3 张润曦 华东师范大学微电子电路与系统研究所 53 147 7.0 8.0
4 石春琦 华东师范大学微电子电路与系统研究所 46 133 7.0 9.0
5 洪亮 华东师范大学微电子电路与系统研究所 7 18 2.0 3.0
6 沈佳铭 华东师范大学微电子电路与系统研究所 3 17 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (7)
同被引文献  (2)
二级引证文献  (5)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(2)
  • 二级引证文献(1)
2010(3)
  • 引证文献(2)
  • 二级引证文献(1)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
∑-△调制器
DAC
过采样
可重构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导