原文服务方: 微电子学与计算机       
摘要:
介绍了一种适用于高速串并转换电路(SERDES)的MUX/DEMUX,采用0.18μm CMOS工艺,数据传输速率达到10GB/s.该电路主要由锁存器、选择器和时钟分频器3个模块组成,采用1.8V电压供电,MUX和DEMUX功耗分别为132mW和64mW.
推荐文章
10Gb/s Reed-Solomon(255,239)解码器的设计
Reed Solomon解码器
解关键方程
ME算法
复用
ASIC
10 Gb/s串行接口发送端电路的设计
高速串行
并串转换
驱动器
前馈均衡器
阻抗匹配
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
10GB/s光接收机前端限幅放大器设计
光接收机
限幅放大器
共面带状线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 10GB/s高速SERDES电路的MUX/DEMUX设计
来源期刊 微电子学与计算机 学科
关键词 SERDES MUX DEMUX 时钟分频器
年,卷(期) 2007,(12) 所属期刊栏目
研究方向 页码范围 174-176
页数 3页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.12.050
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈岚 中国科学院计算技术研究所国家智能计算机研究开发中心 86 361 10.0 14.0
5 马鸿开 中国科学院计算技术研究所国家智能计算机研究开发中心 1 10 1.0 1.0
14 刘力轲 中国科学院计算技术研究所国家智能计算机研究开发中心 2 10 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (10)
同被引文献  (2)
二级引证文献  (1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SERDES
MUX
DEMUX
时钟分频器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导