原文服务方: 微电子学与计算机       
摘要:
介绍了一个高速多通道SerDes发送端系统的设计。设计采用65 nm CMOS工艺,单通道数据率为10 Gb/s 。数据通道由一个全速率并串转换M ux电路和一个CM L驱动器组成:在并串转换电路的高速部分,为了节省功耗和面积,采用TSPC型的锁存器和触发器代替CML型结构;输出驱动器采用CML结构,并加入一个四抽头的前馈均衡电路以减小数据信号码间串扰的影响;最后为了使信号能够无反射地进行传输,设计了阻抗匹配电路。
推荐文章
采用并行8b/10b编码的JESD204B接口发送端电路设计
JESD204B
8b/10b编码
并行编码
接口系统
10GB/s高速SERDES电路的MUX/DEMUX设计
SERDES
MUX
DEMUX
时钟分频器
UHF RFID阅读器基带处理发送端电路的设计
射频标签阅读器
基带处理发送端
幅移键控调制
成型滤波器
基于FPGA的串行接口时钟电路的设计
FPGA
串行接口
VHDL
格雷码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 10 Gb/s串行接口发送端电路的设计
来源期刊 微电子学与计算机 学科
关键词 高速串行 并串转换 驱动器 前馈均衡器 阻抗匹配
年,卷(期) 2014,(2) 所属期刊栏目
研究方向 页码范围 14-17,22
页数 5页 分类号 TN43
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王自强 清华大学微电子所 18 235 5.0 15.0
2 马轩 清华大学微电子所 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (9)
二级引证文献  (6)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
高速串行
并串转换
驱动器
前馈均衡器
阻抗匹配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导