原文服务方: 微电子学与计算机       
摘要:
提出一种基于存储器交织架构的FFT处理器设计方法,并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作.每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行并行的复数乘法运算.每级运算引入完全流水,减少了运算的时钟周期开销,同时推导出局部流水线设计必须满足的不等式条件.输入、输出存储器采用乒乓操作,按帧轮换,FFT运算连续输入、输出,采样频率与系统工作频率一致,具有很好的实时性,运算精度通过块浮点得到保证.该设计方法可以扩展至基-16FFT处理器设计.
推荐文章
一种FFT处理器的地址生成算法
快速傅里叶变换
处理器
蝶形运算
地址生成
基于802.11a的FFT/IFFT处理器设计
FFT
IFFT
块浮点
并行无冲突地址
FFT处理器的FPGA设计方法
FFT
FPGA
状态机
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于无冲突地址生成的高性能FFT处理器设计
来源期刊 微电子学与计算机 学科
关键词 快速傅立叶变换 存储器交织 无冲突地址生成 高基 固定基
年,卷(期) 2007,(3) 所属期刊栏目
研究方向 页码范围 15-19
页数 5页 分类号 TN431.2|TN911.72
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2007.03.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黑勇 中国科学院微电子研究所 86 477 11.0 16.0
2 仇玉林 中国科学院微电子研究所 54 383 10.0 17.0
3 郑晓燕 中国科学院微电子研究所 9 50 5.0 6.0
4 王江 中国科学院微电子研究所 34 337 9.0 18.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
快速傅立叶变换
存储器交织
无冲突地址生成
高基
固定基
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导