基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用全同步频率测量原理,通过FPGA(Field Programmalbe Gata Array)芯片,运用VHDL语言编程设计一个全同步数字式频率计,消除了±1的计数误差,测频范围在DC~100MHz,给出了各模块的VHDL设计方法和仿真波形.并且可以利用FPGA芯片构成系统板,具有较高的实用性和可靠性.
推荐文章
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于FPGA的等精度数字频率计设计
FPGA
精度
频率计
测量
基于FPGA的数字频率计的设计和实现
数字频率计设计
VHDL
现场可编程门阵列(FPGA)
直接测频法
基于EDA的数字频率计电路设计
数字频率计
EDA
VHDL
波形仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的全同步数字频率计的设计与实现
来源期刊 测试技术学报 学科 工学
关键词 FPGA 全同步 频率计 VHDL语言
年,卷(期) 2008,(2) 所属期刊栏目 测试技术与理论研究
研究方向 页码范围 99-102
页数 4页 分类号 TP27
字数 1926字 语种 中文
DOI 10.3969/j.issn.1671-7449.2008.02.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何怡刚 湖南大学电气学院 426 5127 34.0 51.0
2 谭永宏 湖南科技学院电子工程与物理系 27 149 7.0 11.0
3 包本刚 湖南科技学院电子工程与物理系 51 174 6.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (42)
参考文献  (4)
节点文献
引证文献  (16)
同被引文献  (37)
二级引证文献  (44)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(2)
  • 二级参考文献(2)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(6)
  • 引证文献(1)
  • 二级引证文献(5)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(7)
  • 引证文献(3)
  • 二级引证文献(4)
2017(12)
  • 引证文献(1)
  • 二级引证文献(11)
2018(15)
  • 引证文献(0)
  • 二级引证文献(15)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(5)
  • 引证文献(2)
  • 二级引证文献(3)
研究主题发展历程
节点文献
FPGA
全同步
频率计
VHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
测试技术学报
双月刊
1671-7449
14-1301/TP
大16开
太原13号信箱
22-14
1986
chi
出版文献量(篇)
2837
总下载数(次)
7
总被引数(次)
13975
论文1v1指导