原文服务方: 微电子学与计算机       
摘要:
层次化设计是复杂芯片开发所采用的主流方法,它是一种自底向上的流程.但层次化设计也带来了时钟树设计难以掌握的问题.文中针对一款复杂SoC系统芯片时钟树设计,详细分析了层次化时钟树综合需要解决的关键难点,并提出了有效的解决方案.实验结果表明,该设计方案可以迅速达到时钟树收敛,提高设计效率.
推荐文章
百万门系统级芯片的时钟树设计
SoC
时钟树综合
层次化
信号完整性
层次化的片上网络设计方法
层次化
片上网络
系统芯片
设计方法
基于卡尔曼滤波的网络精确时钟同步研究
IEEE 1588
时钟同步
卡尔曼滤波
时钟漂移
高性能VLSI设计中时钟分布网络的问题与解决方法
时钟分布网络
时钟不确定性
偏斜
抖动
功耗
时钟树
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 层次化时钟网络设计研究
来源期刊 微电子学与计算机 学科
关键词 SoC 时钟树综合 时钟预算 层次化 信号完整性
年,卷(期) 2008,(11) 所属期刊栏目
研究方向 页码范围 52-54,58
页数 4页 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何春 电子科技大学电子科学技术研究院 24 124 7.0 10.0
2 刘辉华 电子科技大学电子科学技术研究院 13 57 4.0 7.0
3 刘振 1 7 1.0 1.0
4 李蜀霞 电子科技大学电子科学技术研究院 2 26 2.0 2.0
5 饶全林 电子科技大学电子科学技术研究院 4 29 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (7)
参考文献  (3)
节点文献
引证文献  (7)
同被引文献  (2)
二级引证文献  (1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
时钟树综合
时钟预算
层次化
信号完整性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导