基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高性能浮点乘加部件中的应用需求,全定制设计了高性能52位或门和108位与门.设计中使用HSPICE工具进行电路模拟,模拟时使用CSM 0.13 μm最慢工艺参数,电源电压为1.2 V,温度为25℃.根据各种实现方式的电路特性,使用相应的理论上电路最大延时的输入激励进行模拟,输入激励的频率为1.25 GHZ,斜率为输入激励周期的10%.输出延时是每个输入周期中输入电压的50%到输出电压的50%之间的时间,最大延时是所有输入数据中的最长延时.根据不同的逻辑类型,设计实现了5种52位或门;选取了静态互补CMOS逻辑、np-CMOS逻辑两种直接实现的108位与门,并选取了多米诺逻辑间接实现方式.对比模拟结果可以得到,全定制设计实现的52位或门和108位与门在速度、功耗和面积方面都具有较优的综合性能.
推荐文章
一种基于与(或)逻辑实现的信息分存算法
信息分存
合式基
信息隐藏
动态分组
动态流程的逻辑结构设计与实现
ERP
工艺流程
物理机构
动态流程
工序
分组
工艺要求
逻辑结构
单边多输出逻辑函数补集软件的设计与实现
多输入多输出
单边逻辑函数
补集
特征矩阵
算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高扇入与/或逻辑的设计与实现
来源期刊 重庆大学学报(自然科学版) 学科 工学
关键词 高扇入与/或逻辑 全定制 静态逻辑 动态逻辑
年,卷(期) 2008,(8) 所属期刊栏目 计算机技术
研究方向 页码范围 908-912
页数 5页 分类号 TP302.2
字数 3471字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梅林 第三军医大学医学影像系计算机教研室 16 110 6.0 9.0
3 马安国 国防科技大学计算机学院并行与分布处理国家重点实验室 2 33 2.0 2.0
6 张静波 国防科技大学计算机学院并行与分布处理国家重点实验室 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (10)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (4)
二级引证文献  (0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(3)
  • 参考文献(0)
  • 二级参考文献(3)
1997(5)
  • 参考文献(0)
  • 二级参考文献(5)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高扇入与/或逻辑
全定制
静态逻辑
动态逻辑
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆大学学报
月刊
1000-582X
50-1044/N
大16开
重庆市沙坪坝正街174号
78-16
1960
chi
出版文献量(篇)
6349
总下载数(次)
8
总被引数(次)
85737
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导