基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着计算机技术和半导体技术的快速发展,人们对日常电子用品的功能的要求也越来越高,传统的硬件电路设计方法已经不能充分满足当今社会发展的需要。因此,一种崭新的、采用硬件描述语言的硬件电路设计方法已经兴起,硬件描述语言是电子设计自动化(EDA)领域的一次重大变革。目前,广泛使用的硬件描述语言有VHDL(Very High Speed Integrated Circuit Hardware Description Language)和Verilog HDL,它们先后被批准为国际标准语言。
推荐文章
基于Scilab的数字电路设计工具设计
VHDL
EDA
SCILAB/SCICOS
软硬件联合设计
VHDL语言在数字电路实验中的应用
VHDL
数字钟
数字电路
TTL
基于EDA技术的数字电路设计性实验研究
EDA技术
Multisim 2001软件平台
设计性实验
仿真实验
数字电路设计
VHDL语言在数字电路中的设计与应用
VHDL
Max+PlusⅡ
器件配置
EDA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于数字电路设计中VHDL技术的应用分析
来源期刊 职业时空 学科 工学
关键词 半导体技术 VHDL 电路设计 电子设计自动化 硬件描述语言 VERILOG 应用 设计方法
年,卷(期) 2008,(8) 所属期刊栏目
研究方向 页码范围 65
页数 1页 分类号 TP312
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李德启 17 60 5.0 7.0
2 吴天兰 11 22 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
半导体技术
VHDL
电路设计
电子设计自动化
硬件描述语言
VERILOG
应用
设计方法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
职业时空
月刊
1672-8963
13-1349/C
河北省廊坊市爱民西道100号廊坊师范学院
出版文献量(篇)
13108
总下载数(次)
8
总被引数(次)
0
论文1v1指导