作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种用EP2C5T144C8现场可编程门阵列(FPGA)实现满足E1信号规范的HDB3码编码器的设计方法,并应用于数字通信系统.结果表明,在2 048 kb/s时钟速率下实际运行,其性能指标完全能够满足CCITT建议G.703标准.
推荐文章
基于FPGA的HDB3码编码器优化设计与分析
HDB3编码器
VHDL程序
逻辑单元
结构化设计
基于DSP Builder的HDB3编码器设计
HDB3编码器
DSPBuilder
simulink
Quartusll
基于G.703建议的E1数字接口转换研究
ITU-T G.703
数字通信
转换器
E1接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的G.703标准E1信号HDB3 码编码器的设计与应用
来源期刊 常州工学院学报 学科 工学
关键词 HDB3码 现场可编程门阵列 VHDL模块 时序仿真
年,卷(期) 2009,(4) 所属期刊栏目
研究方向 页码范围 39-42
页数 4页 分类号 TN919.3
字数 2646字 语种 中文
DOI 10.3969/j.issn.1671-0436.2009.04.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 肖闽进 常州工学院电子信息与电气工程学院 28 81 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (5)
二级引证文献  (4)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
HDB3码
现场可编程门阵列
VHDL模块
时序仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
常州工学院学报
双月刊
1671-0436
32-1598/T
大16开
江苏常州市通江南路299号
1986
chi
出版文献量(篇)
2745
总下载数(次)
11
总被引数(次)
8233
论文1v1指导