作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
推荐文章
使用Xilinx Webpack4.2 ISE实现CPLD和FPGA设计
ASIC
Xinlinx Webpack4.2 ISE
七段译码器
赛灵思静态随机存储器型FPGA单粒子翻转检测
现场可编程门阵列
单粒子翻转
配置存储器
检测
基于FPGA的ⅡR滤波器整数设计
无限冲击响应滤波器
现场可编程门阵列
数字信号处理
MATLAB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 赛灵思ISE(R)设计套件11.1版为FPGA应用推波助澜
来源期刊 世界电子元器件 学科
关键词
年,卷(期) 2009,(6) 所属期刊栏目 业界访谈
研究方向 页码范围 71
页数 1页 分类号
字数 1365字 语种 中文
DOI 10.3969/j.issn.1006-7604.2009.06.027
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
引文网络交叉学科
相关学者/机构
期刊影响力
世界电子元器件
月刊
1006-7604
11-3540/TN
16开
北京市北四环西路67号大地科技大厦1201-1218
82-796
1995
chi
出版文献量(篇)
5855
总下载数(次)
6
论文1v1指导