原文服务方: 微电子学与计算机       
摘要:
提出了基于程序执行轨迹提取加速模块的软硬件划分方法.利用热trace提取算法划分系统中关键的trace到硬件,使用分支断言构造原子执行单位,以较小的硬件代价获得较高的加速比.实验中,与采用模拟退火算法的指令级细粒度划分相比,获得的性能平均高9.6%,最终结果硬件面积小29%.
推荐文章
改进量子多目标进化算法用于SOC软硬件划分
软硬件划分
量子多目标进化算法
SOC系统
多目标优化
基于JTAG的SoC软硬件协同验证平台设计
系统芯片
JTAG
FPGA
软硬件协同验证
基于SoC设计的软硬件协同验证方法学
软硬件协同验证
FPGA综合
基于SoC设计的软硬件协同验证技术研究
软硬件协同验证
SoC
验证平台
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于程序执行轨迹的SoC软硬件划分方法
来源期刊 微电子学与计算机 学科
关键词 程序执行轨迹 硬件加速模块 SoC 软硬件划分
年,卷(期) 2009,(1) 所属期刊栏目
研究方向 页码范围 85-88,92
页数 5页 分类号 TP302.1
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 桑胜田 哈尔滨工业大学微电子中心 8 21 3.0 4.0
2 喻明艳 哈尔滨工业大学微电子中心 62 272 9.0 12.0
3 叶以正 哈尔滨工业大学微电子中心 67 544 14.0 21.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
程序执行轨迹
硬件加速模块
SoC
软硬件划分
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导