基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
VLIW体系结构是高端DSP大多采用的体系结构,此结构有很强的指令级并行运算能力.一般的DSP应用开发,都是针对具体型号的DSP进行软件的设计和优化.为了更好地利用DSP资源、提高性能、节约成本,文中提出了一种软硬件协同设计的方法.通过RS码的Euclid译码算法的实现,充分体现了可配置VLIW结构DSP的性能优势和开发周期短.达到面向应用的硬件和软件最优.
推荐文章
基于DSP的RS码快速译码
RS码
译码算法
迭代运算
DSP
基于滑窗流水的高性能可配置viterbi译码器
可配置
viterbi译码器
高性能
滑窗流水
前向回溯
高性能多标准可配置Viterbi译码器设计与验证
Viterbi译码器
滑窗流水技术
多项式任意配置
UVM验证方法学
异或延迟
移动终端
基于DSP驱动的可配置化COG显示控制方法
人机交互
可配置化
COG
控制方法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于可配置VLIW结构DSP的RS译码算法设计
来源期刊 通信技术 学科 工学
关键词 VLIW.DSP RS Euclid算法 软硬件协同设计 硬件可配置
年,卷(期) 2009,(8) 所属期刊栏目 应用
研究方向 页码范围 186-188,191
页数 4页 分类号 TN911.72
字数 3050字 语种 中文
DOI 10.3969/j.issn.1002-0802.2009.08.061
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林晓辉 深圳大学信息工程学院 16 65 5.0 7.0
2 亓洪亮 北京大学深圳研究生院集成微系统重点实验室 3 4 2.0 2.0
3 李挥 北京大学深圳研究生院集成微系统重点实验室 44 172 8.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (4)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
VLIW.DSP
RS
Euclid算法
软硬件协同设计
硬件可配置
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
广东省自然科学基金
英文译名:Guangdong Natural Science Foundation
官方网址:http://gdsf.gdstc.gov.cn/
项目类型:研究团队
学科类型:
论文1v1指导