作者:
原文服务方: 信息与控制       
摘要:
卷积编码是前向纠错的差错控制编码方法之一, Viterbi译码是卷积码的一种杰出的译码算法,它是一种最大似然算法,适于硬件实现.本设计中的Viterbi译码器是构建在台湾智源科技的DSP芯片FD216之上的.在对Viterbi译码器测试时取一幅图像文件作为数据源,并用软件方法模拟高斯白噪声信道.DSP芯片卓越的性能为我们提供了更深入的开发潜力.
推荐文章
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
基于FPGA的高性能Viterbi译码器的设计
卷积码
Viterbi
加比选单元
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 卷积编码及基于DSP的Viterbi译码器设计
来源期刊 信息与控制 学科
关键词 前向纠错 卷积码 Viterbi算法 最大似然函数 高斯白噪声 DSP
年,卷(期) 2002,(5) 所属期刊栏目 实际问题研讨
研究方向 页码范围 473-476
页数 4页 分类号 TP14
字数 语种 中文
DOI 10.3969/j.issn.1002-0411.2002.05.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵冰 同济大学中德学院 4 31 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (12)
同被引文献  (7)
二级引证文献  (8)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(0)
  • 二级引证文献(1)
2008(3)
  • 引证文献(2)
  • 二级引证文献(1)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
前向纠错
卷积码
Viterbi算法
最大似然函数
高斯白噪声
DSP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息与控制
双月刊
1002-0411
21-1138/TP
大16开
1972-01-01
chi
出版文献量(篇)
2891
总下载数(次)
0
论文1v1指导