原文服务方: 现代电子技术       
摘要:
Viterbi译码是卷积码的最佳译码算法,针对Viterbi译码器实现中资源消耗、译码速度、处理时延和结构等问题,通过对Viterbi译码算法及卷积码编码网格图特点的分析,提出一种在FPGA设计中,采用全并行结构、判决信息比特与路径信息向量同步存储以及路径度量最小量化的译码器优化实现方案.测试和试验结果表明,该方案与传统的译码算法相比,具有更高的速度、更低的时延和更简单的结构.
推荐文章
一种基于FPGA的Viterbi译码器
数字通信
Viterbi译码器
FPGA
CPLD
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的Viterbi译码器优化算法
来源期刊 现代电子技术 学科
关键词 卷积码 Viterbi算法 优化算法 现场可编程门阵列
年,卷(期) 2008,(17) 所属期刊栏目 自动化技术
研究方向 页码范围 105-107
页数 3页 分类号 TP31
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.17.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯文江 115 491 10.0 15.0
2 蔡志龙 1 7 1.0 1.0
3 杨洋 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (7)
二级引证文献  (15)
1973(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(4)
  • 引证文献(0)
  • 二级引证文献(4)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(4)
  • 引证文献(1)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
卷积码
Viterbi算法
优化算法
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导