原文服务方: 现代电子技术       
摘要:
分析了新一代通信系统的发展对Viterbi译码器速率提出了更高的要求,通过优化Viterbi译码器结构,在Xilinx Virtex II PFGA上实现了速率30 Mb/s以上的256状态Viterbi软译码.
推荐文章
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
一种基于FPGA的Viterbi译码器
数字通信
Viterbi译码器
FPGA
CPLD
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Xilinx FPGA的高速Viterbi回溯译码器
来源期刊 现代电子技术 学科
关键词 Viterbi 回溯译码 FPGA 双端口BlockRam
年,卷(期) 2004,(1) 所属期刊栏目 仿真与测试
研究方向 页码范围 59-61
页数 3页 分类号 TP312
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2004.01.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵新胜 东南大学移动通信国家重点实验室 20 229 7.0 15.0
2 张惠萍 东南大学移动通信国家重点实验室 3 11 2.0 3.0
3 牟澄磊 东南大学移动通信国家重点实验室 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (1)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Viterbi
回溯译码
FPGA
双端口BlockRam
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导