基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以CPLD为逻辑控制核心,给出了基于SRAM的高速存储电路的设计方案,介绍了两块同样的SRAM存储器IC61LV2568—8T的乒乓操作方法,同时给出了系统的硬件连接及软件层次结构,并采用Verilog HDL语言结合testbench对设计进行了验证。
推荐文章
基于CPLD高速信号存储测试系统的设计
高速数据采集
CPLD
存储测试
基于CPLD的弹载高速存储测试系统关键技术研究
高速存储测试系统
数据上传
CPLD
基于CPLD的CCD相机数据存储的时序设计
CCD相机
CPLD
时序电路
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的高速存储设计
来源期刊 电子元器件应用 学科 工学
关键词 CPLD 双SRAM 乒乓操作 高速存储
年,卷(期) 2009,(11) 所属期刊栏目
研究方向 页码范围 74-75
页数 2页 分类号 TN948.64
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 樊磊 3 0 0.0 0.0
2 吕高登 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CPLD
双SRAM
乒乓操作
高速存储
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子元器件应用
月刊
1563-4795
大16开
西安市科技路37号海星城市广场B座240
1999
chi
出版文献量(篇)
5842
总下载数(次)
7
总被引数(次)
11366
论文1v1指导