基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种基于锁相环(PLL,Phase-Locked Loop)的数字信号源设计方法,采用BiCMOS工艺鉴相器集成芯片和纹波滤除能力强的三次环路滤波器,设计出了一种分辨率最低为1Hz、量程逐级可调的数字信号源.给出了鉴相器(PD,Phase Detector)和环路滤波器(LF,Loop Filter)的设计电路,并在PSPICE环境下对环路滤波器进行了仿真.仿真结果表明,电路的参数设置,具有良好的幅频特性.与传统设计方法相比,设计出的数字信号源的精度和稳定性都有大幅提高.
推荐文章
基于DSP的数字信号源软件设计
数字信号源
模拟信号源
DSP
复杂窄脉冲
多脉冲
一种基于FPGA的全数字锁相环设计
FPGA
verilogHDL
全数字锁相环(DPLL)
自动变模
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
智能双路数字信号源
单片机
智能
双路输出
数字信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于BiCMOS锁相环的数字信号源设计
来源期刊 长江大学学报(自然科学版)理工卷 学科 工学
关键词 信号源 数字频率合成 锁相环 环路滤波器
年,卷(期) 2010,(1) 所属期刊栏目 计算机科学与电子信息工程
研究方向 页码范围 269-271
页数 分类号 TN911.8
字数 1209字 语种 中文
DOI 10.3969/j.issn.1673-1409-C.2010.01.089
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王磊 安徽科技学院工学院 14 45 4.0 6.0
2 樊晓宇 安徽科技学院工学院 7 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (11)
参考文献  (8)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1966(1)
  • 参考文献(1)
  • 二级参考文献(0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
信号源
数字频率合成
锁相环
环路滤波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
长江大学学报(自科版)
双月刊
1673-1409
42-1741/N
湖北省荆州市南环路1号
chi
出版文献量(篇)
8185
总下载数(次)
23
总被引数(次)
21470
论文1v1指导