基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
有限长脉冲响应(FIR)滤波器的结构决定了用现场可编程门阵列(FPGA)设计非常消耗触发器资源或存储器资源.以n阶滤波器为例,提出一种节省触发器和双口RAM的读写操作方法.通信系统应用仿真表明,与常规FIR滤波相比较,本文方法不仅滤波效果良好,而且大量减少乘法器和加法器数量,有效节省触发器和双口RAM.滤波器阶数越高,越节省资源.
推荐文章
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA节省资源实现FIR滤波器的设计方法
来源期刊 信息与电子工程 学科 工学
关键词 滤波器 现场可编程门阵列 有限长脉冲响应 节省资源
年,卷(期) 2010,(4) 所属期刊栏目
研究方向 页码范围 455-458
页数 分类号 TN713+.7
字数 2078字 语种 中文
DOI 10.3969/j.issn.1672-2892.2010.04.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄耀群 黑龙江科技学院电气与信息工程学院 13 52 3.0 7.0
2 王玉萍 黑龙江科技学院电气与信息工程学院 21 81 5.0 7.0
3 李海军 黑龙江科技学院电气与信息工程学院 10 33 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (14)
参考文献  (4)
节点文献
引证文献  (8)
同被引文献  (11)
二级引证文献  (17)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(6)
  • 参考文献(1)
  • 二级参考文献(5)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(3)
  • 参考文献(3)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(5)
  • 引证文献(0)
  • 二级引证文献(5)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
滤波器
现场可编程门阵列
有限长脉冲响应
节省资源
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导