基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为在嵌入式DSP平台上提高AVS解码器的运行效率,提出一种基于L1P cache的优化方法.将程序代码划分为4个模块,每个模块容量均小于L1P的容量;并改变传统的针对单个宏块进行顺序处理的模式,使每个程序模块依次处理一个宏块行的数据,从而减少4×M×(N-1)次代码冲刷.实验结果表明,基于L1P Cache的方法提高了处理器读取程序代码的效率,使解码器速度提高20%.
推荐文章
AVS解码器复杂度分析
AVS-P2
解码器
复杂度分析
AVS-M解码在Symbian平台上的实现
AVS-M标准
视频
Symbian平台
解码
AVS-P3音频解码器的算法优化
AVS
MDCT/IMDCT
上下文位平面解码
定点
基于嵌入式平台的AVS-P7 Jiben解码器优化及一致性测试
解码器
运动补偿插值
边界填充
宏块解码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 AVS解码器在DSP平台上的优化
来源期刊 电子器件 学科 工学
关键词 AVS Cache 优化 解码器
年,卷(期) 2010,(1) 所属期刊栏目 电路及其他电子技术
研究方向 页码范围 132-134
页数 3页 分类号 TN943|TN919.81
字数 2097字 语种 中文
DOI 10.3969/j.issn.1005-9490.2010.01.032
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘微 5 25 3.0 5.0
2 李向荣 青岛科技大学机电学院 13 70 6.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (34)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
AVS
Cache
优化
解码器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导