基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在MAX+PLUS Ⅱ软件平台的基础上,基于VHDL语言及图形输入,采用FPGA技术设计了一款6路抢答器,同时,给出了抢答器系统的各个功能模块及对应模块具体电路图.通过对系统进行编译、仿真,并下载到FLEX1OK系列EPF1OKl0LC84-4器件进行测试.结果表明:本设计能实现自锁和互锁,正确显示最先抢答的选手号码,并对答题时间进行30s的限时报警以及复位重新抢答功能.
推荐文章
基于EWB平台实现多路智力抢答器系统的建模与仿真
EWB
多路抢答器
锁存器
555定时器
应用可编程器件GAL设计多路竞赛抢答器
可编程器件GAL
抢答器
多路
应用
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于Multisim10多路抢答器的设计与仿真
多路抢答器
Multisim 10
电子工作平台
电子设计自动化技术
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的多路抢答器设计与实现
来源期刊 浙江理工大学学报 学科 工学
关键词 多路抢答器 FPGA VHDL 仿真
年,卷(期) 2010,(2) 所属期刊栏目 机电与信息科技
研究方向 页码范围 249-253
页数 5页 分类号 TN702
字数 1536字 语种 中文
DOI 10.3969/j.issn.1673-3851.2010.02.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨俊秀 浙江理工大学信息电子学院 34 69 5.0 6.0
2 赵文来 浙江理工大学信息电子学院 25 79 5.0 7.0
3 鲍佳 浙江理工大学信息电子学院 11 14 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (6)
同被引文献  (16)
二级引证文献  (18)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(3)
  • 参考文献(3)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(5)
  • 引证文献(2)
  • 二级引证文献(3)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(5)
  • 引证文献(1)
  • 二级引证文献(4)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
多路抢答器
FPGA
VHDL
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江理工大学学报(自然科学版)
双月刊
1673-3851
33-1338/TS
大16开
浙江省杭州市
1979
chi
出版文献量(篇)
3013
总下载数(次)
1
总被引数(次)
14409
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导