基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究了门控时钟技术在130 nm工艺、基于高阈值标准单元库下的低功耗物理实现方法.详细阐述了多级门控时钟技术的作用机制和参数的设置方法,给出了基于门控时钟的后端实现流程,着重分析了插入门控时钟对时钟偏移的影响并提出解决方案.在中芯国际130 nm工艺下用synopsys公司的DC,IC Compiler,PT,VCS等工具完成物理实现.在10 M时钟下,总功耗降低22.6 %,面积也有所减小.
推荐文章
基于门控时钟的低功耗MCU的设计与实现
门控时钟
诱导噪声
阶越功耗
动态功耗
一种新型高速低功耗电平移位电路
电平移位
快速响应
低功耗
门控时钟的低功耗设计技术
低功耗
门控时钟
系统芯片
一种基于双重种子编码确定低功耗BIST方案
编码
低功耗
内建自测试
折叠种子
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于门控时钟的低功耗电路实现方案
来源期刊 电子器件 学科 工学
关键词 门控时钟 低功耗 时钟树综合 时钟偏移 IC Compiler
年,卷(期) 2010,(2) 所属期刊栏目 固体电子电路技术
研究方向 页码范围 154-157
页数 分类号 TN43
字数 3144字 语种 中文
DOI 10.3969/j.issn.1005-9490.2010.02.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋见花 中国科学院微电子研究所 21 147 7.0 11.0
2 谢晓娟 中国科学院微电子研究所 1 32 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (17)
参考文献  (1)
节点文献
引证文献  (32)
同被引文献  (7)
二级引证文献  (18)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(5)
  • 引证文献(5)
  • 二级引证文献(0)
2013(5)
  • 引证文献(4)
  • 二级引证文献(1)
2014(5)
  • 引证文献(4)
  • 二级引证文献(1)
2015(7)
  • 引证文献(3)
  • 二级引证文献(4)
2016(7)
  • 引证文献(2)
  • 二级引证文献(5)
2017(10)
  • 引证文献(7)
  • 二级引证文献(3)
2018(5)
  • 引证文献(3)
  • 二级引证文献(2)
2019(4)
  • 引证文献(2)
  • 二级引证文献(2)
研究主题发展历程
节点文献
门控时钟
低功耗
时钟树综合
时钟偏移
IC Compiler
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导